Back to Search

Tecniche di progettazione ad alta efficienza energetica su FPGA

AUTHOR Madhok, Shivani; Pandey, Bishwajeet
PUBLISHER Edizioni Sapienza (10/03/2025)
PRODUCT TYPE Paperback (Paperback)

Description
In questo libro abbiamo progettato un decodificatore a 64 bit, un decodificatore abilitato per l'Internet delle cose (IoT), un controller per semafori ad alta efficienza energetica, barriere automatiche basate su sensori per passaggi a livello ferroviari pubblici, un sensore di carica mobile che utilizza lo standard LVCMOS IO, un orologio da polso biomedico, un lettore Unicode per greco, latino e sindhi, un orologio digitale e un filtro FIR utilizzando Verilog. Inoltre, utilizziamo Design Goal, ridimensionamento della capacità, ridimensionamento della frequenza, approccio di progettazione termicamente consapevole, clock gating, ridimensionamento della tensione, standard IO LVCMOS, standard IO HSTL e standard IO SSTL. Utilizziamo FPGA Virtex-6, Kintex-7 e Artix-7 di ultima generazione basati su tecnologia 28 nm e 40 nm. Stiamo utilizzando XPower Analyzer per la stima della potenza e Xilinx per la simulazione del linguaggio di descrizione hardware. In sintesi, abbiamo trattato più di 10 circuiti diversi e 10 tecniche di efficienza energetica diverse che aiuteranno i ricercatori e gli studenti ad apprendere queste tecniche e ad applicarle nei propri progetti al fine di realizzare progetti efficienti dal punto di vista energetico con Verilog.
Show More
Product Format
Product Details
ISBN-13: 9786200684509
ISBN-10: 6200684502
Binding: Paperback or Softback (Trade Paperback (Us))
Content Language: Italian
More Product Details
Page Count: 136
Carton Quantity: 52
Product Dimensions: 6.00 x 0.32 x 9.00 inches
Weight: 0.42 pound(s)
Country of Origin: US
Subject Information
BISAC Categories
Unassigned | General
Descriptions, Reviews, Etc.
publisher marketing
In questo libro abbiamo progettato un decodificatore a 64 bit, un decodificatore abilitato per l'Internet delle cose (IoT), un controller per semafori ad alta efficienza energetica, barriere automatiche basate su sensori per passaggi a livello ferroviari pubblici, un sensore di carica mobile che utilizza lo standard LVCMOS IO, un orologio da polso biomedico, un lettore Unicode per greco, latino e sindhi, un orologio digitale e un filtro FIR utilizzando Verilog. Inoltre, utilizziamo Design Goal, ridimensionamento della capacità, ridimensionamento della frequenza, approccio di progettazione termicamente consapevole, clock gating, ridimensionamento della tensione, standard IO LVCMOS, standard IO HSTL e standard IO SSTL. Utilizziamo FPGA Virtex-6, Kintex-7 e Artix-7 di ultima generazione basati su tecnologia 28 nm e 40 nm. Stiamo utilizzando XPower Analyzer per la stima della potenza e Xilinx per la simulazione del linguaggio di descrizione hardware. In sintesi, abbiamo trattato più di 10 circuiti diversi e 10 tecniche di efficienza energetica diverse che aiuteranno i ricercatori e gli studenti ad apprendere queste tecniche e ad applicarle nei propri progetti al fine di realizzare progetti efficienti dal punto di vista energetico con Verilog.
Show More
List Price $73.00
Your Price  $72.27
Paperback