Realização em FPGA da deteção de bordas usando o operador Sobel
| AUTHOR | Patel, Upesh; Joshi, Sachi |
| PUBLISHER | Edicoes Nosso Conhecimento (10/09/2025) |
| PRODUCT TYPE | Paperback (Paperback) |
Description
No domínio da engenharia, onde é necessário efetuar cálculos intensivos, pode não ser uma boa opção utilizar uma CPU volumosa para efetuar cálculos. Porque utiliza muito mais recursos para computação e outros fins. Nesses casos, pode ser criado um hardware dedicado para satisfazer o requisito. Esse hardware pode ser fabricado em FPGA utilizando HDL. Assim, como exemplo, é proposta neste projeto uma aplicação de processamento de imagem. Também no domínio do processamento de imagens, o papel da FPGA é proporcionar um tempo de cálculo mais rápido. Além disso, a deteção de bordos é uma necessidade fundamental no domínio do processamento de imagens (por exemplo, reconhecimento de impressões digitais, transmissão de vídeo em direto, raios X e tomografia computadorizada, etc.). Assim, propõe-se a implementação de uma técnica de deteção de bordos utilizando o operador Sobel em FPGA. O algoritmo para esta técnica será programado utilizando Verilog HDL e a simulação será efectuada no simulador Modelsim. Após uma simulação bem sucedida, o algoritmo será sintetizado em FPGA utilizando o software de conceção e desenvolvimento Xilinx e o projeto será testado na placa FPGA Xillinx.
Show More
Product Format
Product Details
ISBN-13:
9786209093920
ISBN-10:
6209093922
Binding:
Paperback or Softback (Trade Paperback (Us))
Content Language:
Portuguese
More Product Details
Page Count:
56
Carton Quantity:
126
Product Dimensions:
6.00 x 0.13 x 9.00 inches
Weight:
0.19 pound(s)
Country of Origin:
US
Subject Information
BISAC Categories
Unassigned | Electronics - General
Descriptions, Reviews, Etc.
publisher marketing
No domínio da engenharia, onde é necessário efetuar cálculos intensivos, pode não ser uma boa opção utilizar uma CPU volumosa para efetuar cálculos. Porque utiliza muito mais recursos para computação e outros fins. Nesses casos, pode ser criado um hardware dedicado para satisfazer o requisito. Esse hardware pode ser fabricado em FPGA utilizando HDL. Assim, como exemplo, é proposta neste projeto uma aplicação de processamento de imagem. Também no domínio do processamento de imagens, o papel da FPGA é proporcionar um tempo de cálculo mais rápido. Além disso, a deteção de bordos é uma necessidade fundamental no domínio do processamento de imagens (por exemplo, reconhecimento de impressões digitais, transmissão de vídeo em direto, raios X e tomografia computadorizada, etc.). Assim, propõe-se a implementação de uma técnica de deteção de bordos utilizando o operador Sobel em FPGA. O algoritmo para esta técnica será programado utilizando Verilog HDL e a simulação será efectuada no simulador Modelsim. Após uma simulação bem sucedida, o algoritmo será sintetizado em FPGA utilizando o software de conceção e desenvolvimento Xilinx e o projeto será testado na placa FPGA Xillinx.
Show More
List Price $51.00
Your Price
$50.49
