Flagorientierte Assoziativspeicher Und -Prozessoren
| AUTHOR | Tavangarian, Djamshid |
| PUBLISHER | Springer (04/04/1990) |
| PRODUCT TYPE | Paperback (Paperback) |
Description
Nach einer Diskussion bekannter Assoziativspeicherkonzepte beschreibt dieses Buch ein neues Verfahren zur Realisierung VLSI-gerechter assoziativer Monoprozessorarchitekturen als "flagorientierte Systeme," die sowohl arithmetisch-boolesche als auch komplexe Suchoperationen fur Datensatze vollparallel durchfuhren. Die Basis derartiger Architekturen bildet ein Transformationsverfahren, mit dem die zu verarbeitenden Daten in einen Bildbereich uberfuhrt und durch binare, als Flags bezeichnete Grossen reprasentiert werden. Die Parallelarbeit wird durch simultane Verarbeitung und Manipulation von Flags erreicht. Die Ergebnisse einer Operation im Bildbereich konnen wieder in den Originalbereich zurucktransformiert werden. Zur Beschreibung und Ausfuhrung von Operationen im Bildbereich wird eine neue Algebra (genannt Flag-Algebra) definiert. Sie stellt die Grundlage zur Entwicklung VLSI-gerechter parallel arbeitender Speicher- und Recheneinheiten dar, die jeweils eine modular kaskadierbare Struktur aufweisen."
Show More
Product Format
Product Details
ISBN-13:
9783540524878
ISBN-10:
3540524878
Binding:
Paperback or Softback (Trade Paperback (Us))
Content Language:
German
More Product Details
Page Count:
193
Carton Quantity:
19
Product Dimensions:
6.69 x 0.44 x 9.61 inches
Weight:
0.75 pound(s)
Feature Codes:
Bibliography,
Illustrated
Country of Origin:
US
Subject Information
BISAC Categories
Computers | Computer Science
Computers | Logic Design
Computers | Computer Architecture
Dewey Decimal:
004.5
Descriptions, Reviews, Etc.
publisher marketing
Nach einer Diskussion bekannter Assoziativspeicherkonzepte beschreibt dieses Buch ein neues Verfahren zur Realisierung VLSI-gerechter assoziativer Monoprozessorarchitekturen als "flagorientierte Systeme," die sowohl arithmetisch-boolesche als auch komplexe Suchoperationen fur Datensatze vollparallel durchfuhren. Die Basis derartiger Architekturen bildet ein Transformationsverfahren, mit dem die zu verarbeitenden Daten in einen Bildbereich uberfuhrt und durch binare, als Flags bezeichnete Grossen reprasentiert werden. Die Parallelarbeit wird durch simultane Verarbeitung und Manipulation von Flags erreicht. Die Ergebnisse einer Operation im Bildbereich konnen wieder in den Originalbereich zurucktransformiert werden. Zur Beschreibung und Ausfuhrung von Operationen im Bildbereich wird eine neue Algebra (genannt Flag-Algebra) definiert. Sie stellt die Grundlage zur Entwicklung VLSI-gerechter parallel arbeitender Speicher- und Recheneinheiten dar, die jeweils eine modular kaskadierbare Struktur aufweisen."
Show More
List Price $69.99
Your Price
$69.29
